半岛·综合体育(中国)官方网站-Designated Platform

技术规范

1652AM任意波形发生器主机

主机槽位数

总槽位数:18

标配已占用槽位数:3(主控器、6903AE定时同步器、7110B任意波形发生器各占用1槽)

工作温度

0℃~+40℃

贮存温度

-40℃~+70℃

供电电源

220VAC(50Hz±5%)

功耗

标配

≤160W

单个7110B

≤25W

外形尺寸

宽×高×深=482.6mm×177 mm×450mm(不含把手与垫脚)

7110B任意波形发生器

输出特性

单个模块输出通道数量

4

输出模式

标配

DC耦合输出

1652AM-H14选件

DAC直接输出

接口形式

单端50Ω SMA

采样率

标配

1.2GSa/s(DAC 2x插值到2.4GSa/s)

1652AM-H13选件

600MSa/s,(300MSa/s)/N(N=1,2,3,...,1000000)

输出信号频率范围

DC~400MHz

垂直分辨率

16bits

单模块Mark输出数量

1

函数波形生成

(支持多模块相位同步)

标配

正弦

1652AM-H12选件

方波、脉冲、三角波、锯齿波

任意波形

用户自定义波形

任意波形存储深度

四通道共2G样点,每通道512 M样点

最大输出电压摆幅

 (50欧负载, 正弦)

DC模式

2.0Vpp(@1MHz),

2.0Vpp(@100MHz),

1.8Vpp(@400MHz)

DAC模式(1652AM-H14选件)

1.0Vpp(@1MHz),

1.0Vpp(@100MHz),

0.9Vpp(@400MHz)

幅度准确度

(50欧负载,校准后测量)

±5.0% ± 50 mV(@最大输出电压摆幅)

直流偏置范围

 (50欧负载,1652AM-H19选件激活时不支持用户设置直流偏置)

DC模式

-2V ~   +2V 

(信号输出窗口为-2.5V~+2.5V)

DAC模式(1652AM-H14选件)

-1V ~   +1V 

(信号输出窗口为-1.5V~+1.5V)

直流偏置分辨率

16bits

直流偏置准确度

(50欧负载)

±2.0% ± 10 mV

正弦波

非谐波失真

(@700mVpp)

≤-80dBc(@10MHz),

≤-70 dBc(@100MHz),

≤-65 dBc(@200MHz),

≤-58 dBc(@400MHz)

谐波失真

(@700mVpp)

≤-68 dBc(@10MHz),

≤-56 dBc(@100MHz),

≤-41dBc(@180MHz),

≤-68 dBc(@400MHz)

相位噪声

(@700mVpp)

≤ -121   dBc/Hz(@400MHz,频偏10kHz)

(若用户采用其他型号机箱,取决于机箱背板晶振的相噪)

RMS抖动

≤1 ps

(若用户采用其他型号机箱,取决于机箱背板晶振的抖动)

噪声功率谱密度

(@700mVpp/100MHz,30MHz~400MHz谱密度)

DC模式

≤-138.5   dBm/Hz

DAC模式(1652AM-H14选件)

≤-143.0   dBm/Hz

方波、脉冲

(函数模式)

最高频率

50MHz

脉冲

(任意波模式)

最小边沿时间

(@700mVpp, 10%-90%)

≤2.5ns

过冲

(@700mVpp)

标配

2.5% 典型值

1652AM-S91选件

支持用户根据实际测试环境精调过冲指标,使最终指标优于1%

同步特性

模块内通道同步精度

30ps(未考虑电缆的差异,输出延时1ps步进可调)

模块间通道

同步精度

30ps(未考虑电缆的差异,输出延时1ps步进可调)

(若用户采用其他型号机箱,不支持模块间通道同步)

多功能

I/O端口

每模块端口数量

1

功能

外触发输入、内部触发输出、Mark输出

输入电平

3.3V LVTTL

输出电平

3.3V LVTTL

任意波形触发输出

触发方式

7110B本地触发

本地单次触发、本地面板外触发输入

整机全局触发

(由定时同步器生成)

固定间隔(固定间隔次数可设),单次,单次或定时器面板触发输入

参考时钟输出端口

频率

10MHz 或 100MHz可选

输出电平

3.3V LVTTL

6903AE定时同步器

触发同步信号

输出

数量

5 (多台整机同步时,主机自身也需要回环一路信号到‘触发同步输入’)

接口形式

差分100Ω   连接器

输出电平

LVDS

触发同步信号

输入

数量

1

接口形式

差分100Ω 连接器

输入电平

LVDS

延时可调节

25ps步进(防止7110B采样到触发信号边沿)

时基信号输出

数量

5(正常工作时,主机自身也需要回环一路信号到‘用户时基输入’)

接口形式

MMCX

频率

10MHz

频率准确度

±0.5ppm

输出电平

3.3V LVTTL

用户时基输入

(正弦)

数量

1

接口形式

MMCX

输入电平

正弦(-10dBm~+5dBm)

频率

10MHz±1ppm

机箱时基输入

(LVTTL)

数量

1

接口形式

MMCX

输入电平

3.3V LVTTL方波

频率

10MHz±1ppm

用户触发输入

数量

1

接口形式

MMCX

输入电平

3.3V LVTTL

主控器(CPU控制器)

内存

16GB

显示

1652AM主机不带显示器,需要用户自行外接显示器

存储

硬盘容量不低于400GB    

主控器前面板主要接口

1个DVI-I标准显示接口、4个USB2.0接口、2个千兆以太网接口


产品配置

  • 第一步:

    主机型号

    * 请先配置主机型号

  • 第二步:

    硬件选件

    * 请先配置硬件选件

  • 第三步:

    软件选件

    * 请先配置软件选件

  • 第四步:

    标配附件

    * 请先配置标配附件